Национальный цифровой ресурс Руконт - межотраслевая электронная библиотека (ЭБС) на базе технологии Контекстум (всего произведений: 634417)
Контекстум
.
Компоненты и технологии  / №5(190) 2017

Организация коммутирующей шинной инфраструктуры, соединяющей агенты синхронного системного интерфейса Simple Target Interface — STI версии 1.0 (50,00 руб.)

0   0
Первый авторБорисенко Николай
Страниц5
ID600519
АннотацияИзложены принципы построения инфраструктуры локальной системной шины, соединяющей агенты одного сегмента стыка простого исполнителя STI версии 1.0 в объеме кристалла СБИС или ПЛИС. Рассмотрена организация дешифратора адреса, коммутаторов шин чтения данных и выборки исполнителя. Приведен пример описания шинной инфраструктуры сегмента STI на языке Verilog. Предложены варианты подключения исполнителей к сегментам шины с меньшей разрядностью данных
Борисенко, Н. Организация коммутирующей шинной инфраструктуры, соединяющей агенты синхронного системного интерфейса Simple Target Interface — STI версии 1.0 / Н. Борисенко // Компоненты и технологии .— 2017 .— №5(190) .— С. 150-154 .— URL: https://rucont.ru/efd/600519 (дата обращения: 17.04.2024)

Предпросмотр (выдержки из произведения)

148 проектирование схемотехника Организация коммутирующей шинной инфраструктуры, соединяющей агенты синхронного системного интерфейса Simple Target Interface — STI версии 1.0 Николай БОРИСЕНКО fpga-mechanic@rambler.ru Изложены принципы построения инфраструктуры локальной системной шины, соединяющей агенты одного сегмента стыка простого исполнителя STI версии 1.0 в объеме кристалла СБИС или ПЛИС. <...> Рассмотрена организация дешифратора адреса, коммутаторов шин чтения данных и выборки исполнителя. <...> Приведен пример описания шинной инфраструктуры сегмента STI на языке Verilog. <...> Предложены варианты подключения исполнителей к сегментам шины с меньшей разрядностью данных. <...> С тык простого исполнителя — Simple Target Interface (далее — STI) представляет собой набор логических сигналов и протокол взаимодействия, обеспечивающий соединение нескольких функциональных блоков в объеме одного проекта конфигурации ПЛИС или кристалла СБИС (далее — проекта). <...> Спецификация интерфейса STI версии 1.0 была опубликована в статье [1]. <...> При этом два исполнителя имеют разрядность данных 32 и 8 бит. <...> Структурная схема такого сегмента STI представлена на рис. <...> В состав каждого исполнителя входят ресурсы, доступные для приема данных при записи и генерации данных при чтении. <...> Каждый такой ресурс имеет свой адрес в соответствующем адресном пространстве. <...> Блоки памяти, регистровые файлы и интерфейсные мосты могут занимать диапазон последовательных адресов из адресного пространства. <...> Распределение адресных диапазонов по исполнителям приведено в таблице. <...> Функциональная схема организации шинной инфраструктуры сегмента STI показана на рис. <...> Распределение адресных диапазонов по исполнителям Исполнитель Рис. <...> Из функциональной схемы видно, что использован младший байт шин данных, поэтому исполнитель D доступен только при условии активности младшего байта данных: S_NBE[0] = 0. <...> Логический вентиль ИЛИ на выходе S_EX_ ACK этого исполнителя пропускает сигнал готовности на мультиплексор <...>