Национальный цифровой ресурс Руконт - межотраслевая электронная библиотека (ЭБС) на базе технологии Контекстум (всего произведений: 525195)
Консорциум Контекстум Информационная технология сбора цифрового контента
Уважаемые СТУДЕНТЫ и СОТРУДНИКИ ВУЗов, использующие нашу ЭБС. Рекомендуем использовать новую версию сайта.
  Расширенный поиск
Результаты поиска

Нашлось результатов: 126971 (1,05 сек)

Свободный доступ
Ограниченный доступ
Уточняется продление лицензии
1

Язык описания электронной аппаратуры VHDL учеб. пособие

Автор: Берчун Ю. В.
М.: Изд-во МГТУ им. Н.Э. Баумана

Пособие посвящено проектированию узлов ЭВМ, периферийных устройств и прочих цифровых систем с помощью высокоуровневого языка описания аппаратуры VНDL. Этот язык является международным стандартом и используется в качестве основы лингвистического обеспечения как в системах анализа (моделирования), так и в системах синтеза цифровой аппаратуры. Ведущие мировые САПР БИС поддерживают описания на языке VНDL. Учебное пособие посвящено основам языка VНDL и предназначено для быстрого ознакомления с концептуальными положениями этого языка. Рассмотрены вопросы и базовые принципы параллельного программирования, положенные в основу языка VНDL, а также принципы организации VНDL-проекта и взаимосвязь компонентов проекта с физическими процессами,протекающими в реальных цифровых устройствах.

Ведущие мировые САПР БИС поддерживают описания на языке VHDL. <...> Унифицированными языками для описания СБИС стали VHDL и Verilog. <...> ОСНОВЫ ЯЗЫКА VHDL 4.1. <...> Подтипы Специфическим понятием языка VHDL является подтип. <...> Основы языка VHDL. М.: ЛКИ, 2007. 7. Бибило П.Н.

Предпросмотр: Язык описания электронной аппаратуры UHDL.pdf (0,4 Мб)
2

Программируемые логические интегральные схемы фирмы Altera учеб. пособие по дисциплине «Технология и схемотехника средств управления в технических системах»

Автор: Глазков В. В.
М.: Изд-во МГТУ им. Н.Э. Баумана

Рассмотрены особенности программируемых логических интегральных схем фирмы Altera, основы языка описания аппаратуры VHDL, использование пакета проектирования Aldec-HDL. Приведены примеры описания цифровых устройств на языке VHDL и их функциональная верификация.

В 1995 г. язык VHDL принят в качестве стандарта языка описания аппаратуры цифровых систем в Российской <...> Описание типов данных в языке VHDL будет приведено ниже. <...> Некоторые типы предопределены языком VHDL. <...> Операции языка VHDL В языке VHDL операции подразделены на следующие категории: 1) логические; 2) отношений <...> , однако ограничимся только шаблонами языка VHDL.

Предпросмотр: Программируемые логические интегральные схемы фирмы Altera.pdf (0,3 Мб)
3

Разработка цифровых схем на базе программируемой логики [учеб. пособие]

Автор: Муравьев
Издательство СГАУ

Разработка цифровых схем на базе программируемой логики. Используемые программы: Adobe Acrobat. Труды сотрудников СГАУ (электрон. версия)

Использование языка VHDL ……………………………………………… 44 4.1. <...> Основные понятия языка VHDL ……………………………………... 47 4.2. <...> В открывающемся окне VHDL Samples представлены все основные образцы команд языка VHDL. <...> Типы данных Язык программирования VHDL относится к языкам с жестко установленными ("strongly typed") <...> Синтез логических схем с использованием языка VHDL / П. Н.

Предпросмотр: Разработка цифровых схем на базе программируемой логики.pdf (0,3 Мб)
4

Проектирование сенсорных микропроцессорных систем управления монография

Автор: Непомнящий О. В.
Сиб. федер. ун-т

Изложены основные сведения по современным датчикам, средствам сопряжения и методам проектирования систем с датчиками. Подробно рассмотрены группы и классы датчиков. Приведены сведения о методах и способах оцифровки аналоговых сигналов, известные подходы к моделированию электронных систем управления на основе гибридных устройств. Сделан сравнительный анализ языковых средств представления проекта. Даны практические рекомендации по проектированию микропроцессорных систем с датчиками.

Среди них наиболее распространены языки VHDL и Verilog. <...> Языки описания аппаратуры 117 Язык VHDL появился в начале 1980-х годов по заказу организации Министерства <...> В 1987 г. язык VHDL был принят Международным институтом IEEE как стандарт VHDL-87. <...> Язык VHDL – очень распространенный язык описания аппаратуры. <...> (см. ранее) Несмотря на похожие названия Verilog HDL и VHDL – различные языки.

Предпросмотр: Проектирование сенсорных микропроцессорных систем управления монография.pdf (1,2 Мб)
5

ПРОБЛЕМЫ ПРОЕКТИРОВАНИЯ РАСПРЕДЕЛЕННЫХ ИНФОРМАЦИОННЫХ СИСТЕМ С ИСПОЛЬЗОВАНИЕМ ЯЗЫКОВО-ОРИЕНТИРОВАННОЙ ПАРАДИГМЫ [Электронный ресурс] / Кручинин // Вестник Пензенского государственного университета .— 2014 .— №2 .— С. 99-104 .— Режим доступа: https://rucont.ru/efd/549338

Автор: Кручинин

В статье рассматриваются актуальные проблемы проектирования информационных систем, проводится анализ современных технологий разработки

В 1987 г. спецификация языка VHDL была принята в качестве стандарта ANSI/IEEE STD 1076-1987. <...> программ моделирования систем на основе их описания в терминах VHDL. <...> привело к созданию расширенного стандарта ANSI/IEEE STD 1076-1993 – язык VHDL стал языком программирования <...> на его синтаксисе VHDL – один из самых популярных языков для микроэлектроники, фактически являющийся <...> Основы языка VHDL : учеб. пособие / П. Н. Бибило. – Изд. 5-е. – М. : ЛИБРОКОМ, 2012. – 328 с. 14.

6

Модели событийных недетерминированных автоматов представления алгоритмов управления взаимодействующими процессами в многопроцессорных вычислительных системах на основе использования механизма монитора [Электронный ресурс] / Волчихин, Вашкевич, Бикташев // Известия высших учебных заведений. Поволжский регион. Технические науки .— 2013 .— №2 .— С. 5-14 .— Режим доступа: https://rucont.ru/efd/269688

Автор: Волчихин
М.: ПРОМЕДИА

Целью работы является создание методики формального описания алгоритма управления взаимодействующими параллельными процессами при обмене сообщениями между ними, выполняющимися с использованием механизма монитора, кольцевого буфера и типовой задачи "производители-потребители". В основу работы положен метод событийных недетерминированных автоматов (СНДА), позволяющий представить алгоритм управления в простой и компактной форме в виде системы рекуррентных канонических бескванторных уравнений, описывающих все реализуемые в системе управления частные события. Отличительная особенность метода СНДА заключается в том, что система уравнений, представляющая функции переходов в управляющем алгоритме, описывается не в терминах состояний детерминированных автоматов (ДА), а в терминах частных событий недетерминированных автоматов, одновременное существование которых и определяет состояние эквивалентного ему ДА.

бескванторных уравнений позволяет выполнить простую трансформацию описания алгоритма управления на языки <...> описания аппаратуры (например, VHDL) для верификации алгоритма и его аппаратной реализации. <...> transformation of the description of the control algorithm for hardware description languages (e. g., VHDL <...> Такое представление алгоритма управления позволяет просто трансформировать его на другие языки с целью <...> Возможна простая трансформация описания алгоритма управления процессами на язык VHDL для моделирования

7

Радиотехнические комплексы контроля полета и управления микро/наноспутников [Электронный ресурс] электрон. конспект лекций

Автор: Кудрявцев Илья Александрович
Изд-во СГАУ

Конспект лекций по дисциплине «Радиотехнические комплексы контроля полёта и управления микро/наноспутников» рассчитан на ознакомление с основами разработки электронных систем технологического назначения, применяемых в микро- и наноспутниках.

Существует несколько разновидностей этих языков: AHDL, VHDL, VerilogHDL, Abel и др. <...> Каждая библиотека проекта в языке VHDL имеет логическое имя (идентификатор). <...> Алфавит VHDL При работе с языком VHDL следует принимать во внимание следующие особенно­ сти синтаксиса <...> Атрибуты Атрибутами называются значения, связанные с именованными объектами языка VHDL. <...> Тарасов Разработка цифровых устройств на основе ПЛИС XILINX с применением языка VHDL. М.

Предпросмотр: Радиотехнические комплексы контроля полета и управления микро-наноспутников [Электронный ресурс].pdf (1,5 Мб)
8

№5 [Компоненты и технологии, 2004]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

HDL Design Studio имеет дело с двумя разновидностями языка HDL: VHDL и Verilog. <...> Наиболее распространенными САПР, использующими язык VHDL, являются программы MAX+Plus II и Quartus II <...> VHDL, система синтеза Leonardo Spectrum Level II позволяет получать по описаниям на языке VHDL схемы <...> Язык VHDL был разработан в 1987 году по инициативе министерства обороны США. <...> В этих примерах мы будем использовать VHDL как разновидность языка HDL.

Предпросмотр: Компоненты и технологии №5 2004.pdf (0,2 Мб)
9

Комбинационные цифровые устройства учеб. пособие

Автор: Палий А. В.
Ростов н/Д.: Изд-во ЮФУ

В данном учебном пособии излагаются основы схемотехники электронных средств, основные законы алгебры логики, основы построения комбинационных цифровых устройств в объеме, предусмотренном Госстандартом для подготовки бакалавров по направлению 11.03.03 «Конструирование и технология электронных средств».

Наиболее гибким и универсальным из них является VHDL (язык описания аппаратуры на основе высокопроизводительных <...> Язык VHDL может быть использован на всех этапах разработки электронных систем: проектирование, моделирование <...> Одним из основных отличий языка VHDL от традиционных языков программирования (Паскаль, C++) является <...> Разработка VHDL-описаний в САПР 88 VHDL-описание пакета производится с помощью команд File/New/ VHDL <...> Использование формальных языков описания аппаратуры высокого уровня (VHDL) позволяет повысить эффективность

Предпросмотр: Комбинационные цифровые устройства .pdf (0,4 Мб)
10

Автоматизированное проектирование средств и систем управления учеб. пособие

Автор: Музипов Х. Н.
ТюмГНГУ

В учебном пособии рассмотрены основные сведения о системах автоматизированного проектирования. Дисциплина «Автоматизированное проектирование средств и систем управления» является введением в технологии САПР, знакомит студентов с наиболее общими средствами современного проектирования. Цель учебного пособия — подготовить студентов к освоению методик работы в конкретных САПР, изучаемых в профильных направлениях подготовки для специальности 220400 – Управление в технических системах.

Примерами могут служить программы логического проектирования на базе языка VHDL, математические пакеты <...> Примерами унифицированных языков описания проектных решений являются язык VHDL (Very High Speed Integrated <...> Среди этих языков особое место принадлежит языку VHDL, получившему статус международного стандарта. <...> Выполняя роль интегрирующего элемента в маршрутах проектирования электронных устройств, язык VHDL стал <...> типа С/С++, которое для дальнейшего проектирования переводится в описание на языках Verilog или VHDL

Предпросмотр: muzipov.-avtomatizirovannoe-proektirovanie.pdf (0,9 Мб)
11

Математические модели и методы синтеза в сверхбольших интегральных схемах лабораторный практикум. Направление подготовки 01.03.02 – Прикладная математика и информатика. Профиль «Математическое моделирование». Квалификация выпускника – бакалавр

изд-во СКФУ

Пособие подготовлено в соответствии с ФГОС ВО, состоит из теоретического блока, содержащего основы языка VHDL и описание среды проектирования цифровых устройств ISE, лабораторных работ, связанных с разработкой цифровых устройств и их тестированием, и итогового задания, посвященного проектированию вычислительного устройства в системе остаточных классов

Язык VHDL имеет строгую типизацию. <...> VHDL является строго типизированным языком. <...> Операторы сдвига добавлены в результате пересмотра языка VHDL в 1993 г. <...> Поведенческое моделирование в VHDL использует широкие возможности языка. <...> Язык описания аппаратуры цифровых систем VHDL. Описание языка. – М.: Госстандарт России, 1995. 3.

Предпросмотр: Математические модели и методы синтеза в сверхбольших интегральных схемах.pdf (0,3 Мб)
12

Основы САПР учеб. пособие

Изд-во ОмГТУ

учебном пособии приведены общие сведения о САПР, дана их классификация, а также рассмотрены виды обеспечения САПР.

Широко известный пример низкоуровневого языкаязык ассемблера. <...> К машинно-ориентированным языкам относится язык СИ (разработанный в 1972 г.). <...> язык VHDL (англ. <...> Начиная со стандарта VHDL-2000, язык приобретает основы объектно-ориентированной парадигмы. <...> Для чего предназначены языки программирования? 4. Для чего предназначены языки проектирования? 5.

Предпросмотр: Основы САПР И. В. Крысова [и др.], 2017. - 91 с..pdf (0,2 Мб)
13

№1 [Прикладная дискретная математика. Приложение, 2010]

Теоретические основы прикладной дискретной математики Математические методы криптографии Псевдослучайные генераторы Математические методы стеганографии Математические основы компьютерной безопасности Математические основы надёжности вычислительных и управляющих систем Прикладная теория кодирования Прикладная теория графов Прикладная теория автоматов Математические основы информатики и программирования Вычислительные методы в дискретной математике

описания аппаратуры VHDL. <...> описания аппаратуры VHDL. <...> Генератор автоматов Транслятор на язык VHDL САПР Генератор ключей ПЛИС // // Загрузка файла конфигурации <...> VHDL реализованы программно. <...> Транслятор по ТПВ частичного автомата генерирует VHDL-код шифратора.

Предпросмотр: Прикладная дискретная математика. Приложение №1 2010.pdf (0,3 Мб)
14

№5 [Компоненты и технологии, 2009]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

Для учебных целей разработаем два проекта с использованием асинхронного и синхронного ПЗУ на языке VHDL <...> Недостатком сгенерированного кода языка VHDL являются нетактируемое АЛУ и ПЗУ. <...> Проект микропроцессора с синхронным ПЗУ, код языка VHDL которого был получен с использованием Simulink <...> В работе [2] приведен код языка VHDL процессора с циклом работы в два такта. <...> Для языка VHDL наиболее часто применяется HSL-формат.

Предпросмотр: Компоненты и технологии №5 2009.pdf (0,8 Мб)
15

№12 [Компоненты и технологии, 2009]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

Языки VHDL и Verilog в проектировании цифровой аппаратуры. М.: СОЛОНПресс, 2003. 6. Каршенбойм И. <...> Если управляющий автомат и ПЗУ будут спроектированы с использованием языка VHDL, то в этом случае будет <...> VHDL (пример 4) 111 33 – Синхронное ПЗУ на языке VHDL (управляющий автомат, пример 5) 113 33 – LIBRARy <...> Если в качестве целевого проектирования выбран язык VHDL, то у вас появляется дополнительная и весьма <...> Внутреннее описание компонента nand2_my на языке VHDL Рис. 4.

Предпросмотр: Компоненты и технологии №12 2009.pdf (1,4 Мб)
16

№2 [Вестник Пензенского государственного университета, 2014]

периодическое научное издание, публикующее результаты новейших фундаментальных и прикладных исследований ученых вуза с целью ознакомления общественности с достижениями научных школ ПГУ.

В 1987 г. спецификация языка VHDL была принята в качестве стандарта ANSI/IEEE STD 1076-1987. <...> программ моделирования систем на основе их описания в терминах VHDL. <...> привело к созданию расширенного стандарта ANSI/IEEE STD 1076-1993 – язык VHDL стал языком программирования <...> на его синтаксисе VHDL – один из самых популярных языков для микроэлектроники, фактически являющийся <...> Основы языка VHDL : учеб. пособие / П. Н. Бибило. – Изд. 5-е. – М. : ЛИБРОКОМ, 2012. – 328 с. 14.

Предпросмотр: Вестник Пензенского государственного университета №2 2014.pdf (0,3 Мб)
17

Проектирование КИХ-фильтров в системе Xilinx System Generator с применением методологии Black Boxes [Электронный ресурс] / А. Строгонов, Цыбин, Городков // Компоненты и технологии .— 2015 .— №7 (168) .— С. 64-70 .— Режим доступа: https://rucont.ru/efd/381973

Автор: Строгонов Андрей

Использование методологии Black Boxes Xilinx System Generator при разработке имитационных моделей цифровых устройств позволяет импортировать VHDL-, Verilog-, EDIF-коды, разработанные, например, в САПР ПЛИС Xilinx ISE Design Suite в систему Matlab/Simulink, что значительно повышает возможности объектно-ориентированного проектирования.

Убедившись с помощью испытательного стенда в том, что код языка VHDL КИХфильтра на четыре отвода работает <...> Код языка VHDL КИХ-фильтра на четыре отвода Copyright ОАО «ЦКБ «БИБКОМ» & ООО «Aгентство Kнига-Cервис <...> Анализ (рис. 4) показывает, что по коду языка VHDL, приведенному в примере 1, сформировался параллельный <...> VHDL В этом разделе также применен структурный стиль языка VHDL. <...> Испытательный стенд на языке VHDL для моделирования прохождения сигнала –5, 3, 1, 0 по структуре КИХ-фильтра

18

ОСОБЕННОСТИ МНОГОМАСШТАБНОГО МОДЕЛИРОВАНИЯ МИКРООПТОЭЛЕКТРОМЕХАНИЧЕСКИХ СИСТЕМ С УЧЕТОМ ТЕХНОЛОГИЧЕСКИХ ПОГРЕШНОСТЕЙ [Электронный ресурс] / Зинченко, Косолапов, Шахнов // Датчики и системы. Sensors & Systems .— 2013 .— №9 (172) .— С. 33-41 .— Режим доступа: https://rucont.ru/efd/599124

Автор: Зинченко

Рассмотрены особенности многомасштабного иерархического моделирования микрооптоэлектромеханических систем. Приведена методика расчета и алгоритм моделирования. Рассмотрено влияние технологических погрешностей на конечные характеристики микрооптоэлектромеханических систем. Предложены подходы, проиллюстрированные на примере микрооптоэлектромеханического акселерометра на основе интерферометра

форìаëüноãо описания сìеøанных öифроанаëоãовых устройств VHDL-AMS и языка APDL с посëеäуþщей реаëизаöией <...> Механи÷еская поäсистеìа конвертируется на язык форìаëüноãо описания VHDL-AMS при поìощи пакета ROMTool <...> СОЗДАНИЕ МАКРОМОДЕЛИ НА ЯЗЫКЕ ФОРМАЛЬНОГО ОПИСАНИЯ VHDL-AMS Дëя ìоäеëирования ìехани÷еских поäсистеì <...> äëя посëеäуþщеãо совìестноãо ìоäеëирования на языке VHDL-AMS [5, 8]. <...> Поскоëüку выхоäной ìоäеëüþ äоëжна бытü ìоäеëü, описанная на языке VHDL-AMS, то посëе провеäения всех

19

Проектирование последовательных КИХ-фильтров в системе Xilinx System Generator с применением библиотеки Reference BlockSet/DSP [Электронный ресурс] / А. Строгонов, Цыбин, Городков // Компоненты и технологии .— 2015 .— №6 (167) .— С. 88-94 .— Режим доступа: https://rucont.ru/efd/381880

Автор: Строгонов Андрей

В статье предлагается рассмотреть проектирование двух последовательных КИХ-фильтров на четыре отвода для реализации в базисе ПЛИС в системе Xilinx System Generator с использованием блока умножения и накопления (MAC-блока), линии задержки сигнала на основе адресуемого сдвигового регистра и двухпортовой блочной памяти, сконфигурированной для работы в различных режимах.

Максимальная частота проекта по коду языка VHDL, извлеченному в автоматическом режиме, оценивается величиной <...> Рис. 1. г) Оценка ресурсов проекта в Simulink; д) оценка ресурсов проекта в САПР ISE по коду языка VHDL <...> Максимальная частота проекта по коду языка VHDL, извлеченного в автоматическом режиме, оценивается величиной <...> VHDL, сгенерированной в автоматическом режиме. <...> VHDL, сгенерированной в автоматическом режиме Copyright ОАО «ЦКБ «БИБКОМ» & ООО «Aгентство Kнига-Cервис

20

Практикум по цифровой радиоэлектронике: от основ к современным технологиям [Электронный ресурс] / Волков О.Ю. [и др.] // Физическое образование в вузах .— 2014 .— №3 .— Режим доступа: https://rucont.ru/efd/277774

Автор: Волков О.Ю.

Представлена обновленная структура цифрового раздела общего практикума по радиоэлектронике для студентов физического факультета МГУ им. М.В. Ломоносова. Выполнение задач разделено на изучение элементарной логики и построение более сложных структур на основе программируемых логических интегральных схем, включающее изучение системы автоматизированного проектирования ISE WebPACK фирмы Xilinx (со свободной лицензией), основ описания систем на VHDL, симулятора ISim.

Было принято решение остановиться на языке VHDL, как на сертифицированном в нашей стране [4]. <...> Описания асинхронного и синхронного RS триггеров на языке VHDL. <...> Описания ждущего мультивибратора, D и T триггеров на языке VHDL. <...> Следует обратить внимание на типичные ошибки, возникающие при составлении схем на языке VHDL. <...> Разработка цифровых устройств на основе ПЛИС Xilinx с применением языка VHDL, Горячая Линия — Телеком

21

Аппаратная реализация функций синхронизации параллельных процессов при обращении к разделяемому ресурсу на основе ПЛИС [Электронный ресурс] / Вашкевич, Бикташев, Гурин // Известия высших учебных заведений. Поволжский регион. Технические науки .— 2007 .— №2 .— С. 3-12 .— Режим доступа: https://rucont.ru/efd/269280

Автор: Вашкевич
М.: ПРОМЕДИА

В статье рассматриваются вопросы формального представления алгоритмов синхронизации взаимодействующих процессов, действующих в параллельных вычислительных системах, при их обращении к общему ресурсу. Для формализации использовалась логика недетерминированных автоматов. Получены уравнения, описывающие процедуры вхождения i-го процесса в критический интервал с учетом принятой дисциплины обеспечения приоритетности и взаимоисключения несовместных событий, а также выхода процесса из критического интервала, которые позволяют синтезировать устройство синхронизации. Осуществлено моделирование устройства на 4 входа запросов к общему ресурсу на языке VHDL, а также проведена его экспериментальная реализация на ПЛИС.

Осуществлено моделирование устройства на 4 входа запросов к общему ресурсу на языке VHDL, а также проведена <...> VHDL, позволяющий построить такое обеспечение на программируемых логических интегральных схемах (ПЛИС <...> Моделирование алгоритма синхронизации на языке VHDL и реализация его на ПЛИС В данной работе вопросы <...> Информатика и вычислительная техника 9 Модель устройства синхронизации была реализована на языке VHDL <...> Корректность автоматной модели подтверждена путем моделирования на языке VHDL. 3.

22

Разработка КИХ-фильтров в системе Xilinx System Generator САПР ISE Design Suite [Электронный ресурс] / А. Строгонов, Цыбин, Городков // Компоненты и технологии .— 2015 .— №5 (166) .— С. 51-60 .— Режим доступа: https://rucont.ru/efd/381018

Автор: Строгонов Андрей

Цель данной статьи — показать, как влияет формат представления чисел, используемый при разработке устройств ЦОС в системе Matlab/Simulink с применением библиотек System Generator, на результаты функционального моделирования в САПР ПЛИС Xilinx ISE Design Suite 14.4.

Coder системы Matlab/Simulink извлечем из имитационной модели КИХ-фильтра в автоматическом режиме код языка <...> VHDL и сгенерируем моделирующую программу на языке VHDL (испытательный стенд). <...> Функциональное моделирование с использованием моделирующей программы на языке VHDL, сгенерированной в <...> Функциональное моделирование с использованием моделирующей программы на языке VHDL, сгенерированной в <...> Рассмотрение результатов функционального моделирования с использованием моделирующих программ на языке

23

№2 [Компоненты и технологии, 2010]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

В папке common constructs содержатся образцы основных базовых конструкций языка VHDL. <...> VHDL Шаблоны основных базовых конструкций языка VHDL расположены в папке Common Constructs. <...> Основы языка VHDL. М.: Солон-Р, 2000. 3. Бибило П. Н. <...> Синтез логических схем с использованием языка VHDL. М.: Солон-Р, 2002. 4. Уэйкерли Дж. Ф. <...> Данный шаблон используется для реализации конструкции if-else языка VHDL.

Предпросмотр: Компоненты и технологии №2 2010.pdf (0,9 Мб)
24

Подключение специализированных процессоров к персональному компьютеру с применением интерфейса USB [Электронный ресурс] / Архангельский, Гурин, Савельев // Известия высших учебных заведений. Поволжский регион. Технические науки .— 2011 .— №4 .— С. 35-42 .— Режим доступа: https://rucont.ru/efd/269589

Автор: Архангельский
М.: ПРОМЕДИА

Рассматриваются вопросы подключения специализированных вычислительных устройств, реализованных на программируемых логических интегральных схемах, к персональной ЭВМ по интерфейсу USB. Приводятся примеры реализации на языке VHDL и результаты экспериментального исследования.

Приводятся примеры реализации на языке VHDL и результаты экспериментального исследования. <...> Ключевые слова: интерфейс USB, программируемые логические интегральные схемы, язык VHDL, персональный <...> Key words: USB interface, FPGA, VHDL, personal computer. <...> Разработка схемы, выполняющей обмен и записываемой в ПЛИС, осуществлялась на языке VHDL. <...> Разработка программного обеспечения Программа управления составлена на языке С.

25

№8 [Компоненты и технологии, 2008]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

Поскольку языку SystemVerilog уделено в зарубежных изданиях много внимания, а по языку VHDL-2008 информация <...> Окно программы ModelSim, в котором находятся шаблоны конструкций языков Verilog и VHDL Рис. 2. <...> Окно программы ISE, в котором находятся шаблоны конструкций языков Verilog и VHDL Рис. 4. <...> Окно программы Quartus, в котором находятся шаблоны конструкций языков Verilog и VHDL Рис. 5. <...> Шаблоны языка Verilog и VHDL Рис. 6. Список каталогов для семейства Fusion Рис. 8.

Предпросмотр: Компоненты и технологии №8 2008.pdf (0,9 Мб)
26

ПРОЕКТИРОВАНИЕ СПЕЦИАЛИЗИРОВАННЫХ БОРТОВЫХ УСТРОЙСТВ ОБРАБОТКИ ДАННЫХ НА БАЗЕ ПЛИС [Электронный ресурс] / Панкин // Электросвязь .— 2013 .— №6 .— С. 34-36 .— Режим доступа: https://rucont.ru/efd/428858

Автор: Панкин

Развитие специализированной бортовой вычислительной техники характеризуется постоянным увеличением числа решаемых задач, увеличением их сложности и скорости обработки. Это неизбежно приводит к усложнению состава оборудования и прежде всего вычислительной системы, к которой предъявляются повышенные требования в части необходимых вычислительных ресурсов для решения задач обработки данных.

предлагается достаточно мощный пакет средств проектирования, включая разработку проектов на поведенческих языках <...> СФ-блок интерфейса Arinc 429 представляет VHDL-модель. <...> Контроллером интерфейса Compact Flash (CF) также является синтезируемый СФ-блок, описанный на языке VHDL <...> Например, может применяться кристальная шина AMBA, для которой имеется описание функционирования на языке <...> VHDL и хорошая информационная поддержка.

27

АППАРАТНАЯ ПОДДЕРЖКА ДИСПЕТЧЕРА ЗАДАЧ С ГЛОБАЛЬНОЙ ОЧЕРЕДЬЮ В МНОГОПРОЦЕССОРНЫХ СИСТЕМАХ [Электронный ресурс] / Вашкевич, Бикташев, Меркурьев // Известия высших учебных заведений. Поволжский регион. Технические науки .— 2014 .— №3 .— С. 3-14 .— Режим доступа: https://rucont.ru/efd/552500

Автор: Вашкевич

Представлены результаты исследований по аппаратно-программной реализации функции диспетчеризации многопроцессорных операционных систем с глобальной очередью задач, а также формальное описание алгоритмов синхронизации взаимодействующих процессов при диспетчеризации задач на основе аппарата недетерминированных автоматов. Проведено моделирование алгоритмов на языке VHDL и проанализированы полученные результаты

Проведено моделирование алгоритмов на языке VHDL и проанализированы полученные результаты. <...> The article also gives an account of the simulation of algorithms in VHDL and the analysis of research <...> Моделирование алгоритма на языке VHDL Аппаратная поддержка алгоритма диспетчеризации задач реализована <...> Модель устройства диспетчера была реализована на языке VHDL в виде четырех программных модулей.

28

Проектирование цифровых устройств на базе ПЛИС фирмы Xilinx в САПР серии Vivado HLx Design Suite. Часть 7 [Электронный ресурс] / В. Зотов // Компоненты и технологии .— 2017 .— №1(186) .— С. 44-55 .— Режим доступа: https://rucont.ru/efd/561201

Автор: Зотов Валерий

После подготовки модулей исходного описания разрабатываемого устройства рекомендуется выполнить их верификацию методом поведенческого моделирования. САПР серии Xilinx Vivado HLx Design Suite предоставляет возможность применения для этой цели наиболее широко распространенных систем моделирования, выпускаемых различными компаниями, а также встроенных средств HDL-моделирования. Перед использованием сторонних систем моделирования необходимо соответствующим образом настроить интегрированную среду разработки проекта Vivado Integrated Design Environment (IDE)

Для создания тестового модуля проекта на языке Verilog, SystemVerilog или VHDL в этом списке следует <...> Опция nosort отменяет упорядочивание файлов описания на языках VHDL и Verilog при их компиля‑ ции. <...> С помощью параметра vhdl_syntax выби‑ рают стандарт синтаксиса (версию) языка VHDL, в соответствии с <...> Std 1076‑1987, IEEE VHDL Std 1076‑1993, IEEE VHDL Std 1076‑2002 и IEEE VHDL Std 1076‑2008. <...> Опция v93 определяет необходимость под‑ держки стандарта языка VHDL IEEE VHDL Std 1076‑1993.

29

№3 [Компоненты и технологии, 2010]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

VHDL Шаблоны основных операторов языка VHDL содержатся в разделе Operators, который входит в состав <...> Arithmetic включает в себя список стандартных арифметических операторов языка VHDL. <...> VHDL Шаблоны предопределенных атрибутов языка VHDL находятся в разделе Predefined Attributes, развернутая <...> Основы языка VHDL. М.: Солон-Р, 2000. 3. Бибило П. Н. <...> Синтез логических схем с использованием языка VHDL. М.: Солон-Р, 2002. 4. Уэйкерли Дж. Ф..

Предпросмотр: Компоненты и технологии №3 2010.pdf (0,5 Мб)
30

№9 (172) [Датчики и системы. Sensors & Systems, 2013]

В журнале публикуется разносторонняя информация о датчиках, приборах и системах измерения, контроля, управления включая: Результаты исследований и разработок отечественных и зарубежных ученых; Статьи о новых методах и принципах построения и проектирования; Сведения о новейшей продукции отечественных и зарубежных фирм; Технологические процессы производства; Метрологическое обеспечение, стандартизация и сертификация; Экономика и управление; Особенности современной организации производства и бизнес процессов; Хроника; Научно-техническая публицистика.

Механи÷еская поäсистеìа конвертируется на язык форìаëüноãо описания VHDL-AMS при поìощи пакета ROMTool <...> СОЗДАНИЕ МАКРОМОДЕЛИ НА ЯЗЫКЕ ФОРМАЛЬНОГО ОПИСАНИЯ VHDL-AMS Дëя ìоäеëирования ìехани÷еских поäсистеì <...> Затеì при поìощи ìоäуëя ROMTool провоäится созäание ìакроìоäеëи на языке форìаëüноãо описания VHDL-AMS <...> äëя посëеäуþщеãо совìестноãо ìоäеëирования на языке VHDL-AMS [5, 8]. <...> Поскоëüку выхоäной ìоäеëüþ äоëжна бытü ìоäеëü, описанная на языке VHDL-AMS, то посëе провеäения всех

Предпросмотр: Датчики и системы. Sensors & Systems №9 (172) 2013.pdf (1,5 Мб)
31

Обработка изображений методами математической морфологии в ассоциативной осцилляторной среде [Электронный ресурс] / Огнев, Сидорова // Известия высших учебных заведений. Поволжский регион. Технические науки .— 2007 .— №4 .— С. 87-97 .— Режим доступа: https://rucont.ru/efd/269315

Автор: Огнев
М.: ПРОМЕДИА

Проведен анализ ассоциативной среды, изучены особенности этого нового класса ассоциативных сред [1]. Разработаны способы и аппаратная реализация системы обработки изображений в ассоциативной осцилляторной среде с помощью методов математической морфологии, приведены оценки аппаратных и временных затрат. Исследовано использование механизма ассоциации при хранении и обработке данных.

В математической морфологии используется язык теории множеств. <...> Для каждого клеточного ансамбля АОС, из предложенных в работе [1], составлено описание на языке VHDL. <...> Также на языке VHDL описана конфигурация универсального элемента, состоящая из ячеек АОС.

32

№9 (146) [Компоненты и технологии, 2013]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

VHDL (рис. 4). <...> Шаблон теста систолического КИХ-фильтра на языке VHDL (poly_syst_main.vht) Copyright ОАО «ЦКБ «БИБКОМ <...> Тест систолического КИХ-фильтра на языке VHDL (test_poly_syst_main.vhd) force -freeze sim:/poly_syst_main <...> С помощью параметра vhDl syntax выбирают стандарт синтаксиса (версию) языка VHDL, в соответствии с которым <...> Std 1076-1987, IEEE VHDL Std 10761993, IEEE VHDL Std 1076-2002 и IEEE VHDL Std 1076-2008.

Предпросмотр: Компоненты и технологии №9 (146) 2013.pdf (0,2 Мб)
33

№1 (174) [Компоненты и технологии, 2016]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

С помощью параметра VHDL Syntax выбирают стандарт синтаксиса (версия) языка VHDL, в соответствии с которым <...> VHDL (вряд ли добавление префикса SC_ к директивам языка VHDL нужно считать серьезным отличием). <...> VHDL; • Sample_Sign — порядка 200 строк текста на языке VHDL; • Avt_Sample — порядка 220 строк текста <...> на языке VHDL; • Avt_Load_Sign — порядка 180 строк текста на языке VHDL. <...> Тест HDL-описания на языке VHDL приведен на рис. 23.

Предпросмотр: Компоненты и технологии №1 2016.pdf (0,2 Мб)
34

Преобразователь двоично-десятичного кода целых чисел в двоичный код последовательностного типа [Электронный ресурс] / Жирков // Инженерный журнал: наука и инновации .— 2014 .— №12 .— Режим доступа: https://rucont.ru/efd/279867

Автор: Жирков
М.: Изд-во МГТУ им. Н.Э. Баумана

Рассмотрен алгоритм преобразования двоично-десятичного кода целых чисел в двоичный код, построена схема преобразователя многоразрядного целого числа. Преобразователь последовательностного типа в отличие от комбинационного характеризуется однородностью построения схемы и, следовательно, простотой наращивания разрядности преобразуемых чисел. Показано, что реализация преобразователя последовательностного типа на программируемых логических интегральных схемах, например, фирмы Xilinx, позволяет выполнить преобразование 4-разрядного двоично-десятичного кода целого числа за ~200 нс, 8-разрядного – за 400 нс при тактовой частоте 100 МГц.

преобразователя многоразрядных целых чисел из ДДК в ДК было проведено описание следующих функциональных узлов на языке <...> VHDL: • мультиплексора, переключающего направление загрузки информации в десятичный регистр; • десятичного <...> Данное средство позволяет моделировать работу любых устройств, описанных на языках VHDL или Verilog,

35

Планировщик задач с аппаратной поддержкой для многопроцессорных систем [Электронный ресурс] / Волчихин, Вашкевич, Бикташев // Известия высших учебных заведений. Поволжский регион. Технические науки .— 2012 .— №1 .— С. 12-20 .— Режим доступа: https://rucont.ru/efd/269609

Автор: Волчихин
М.: ПРОМЕДИА

Представлены результаты исследований по аппаратно-программной реализации планировщика задач для многопроцессорных операционных систем с пространственным разделением задач. Представлено формальное описание алгоритмов синхронизации взаимодействующих процессов при планировании задач на основе аппарата недетерминированных автоматов, предложен вариант структурной и функциональной реализации планировщика. Проведено моделирование алгоритмов на языке VHDL и проанализированы полученные результаты.

Проведено моделирование алгоритмов на языке VHDL и проанализированы полученные результаты. <...> The algorithms have been simulated with the VHDL language and the results have been analyzed. <...> -------\\-------pj PTS proc_prinyal_j Заключение Модель устройства планировщика была реализована на языке <...> VHDL в виде четырех программных модулей.

36

АВТОМАТНОЕ ПРЕДСТАВЛЕНИЕ АЛГОРИТМОВ УПРАВЛЕНИЯ ПАРАЛЛЕЛЬНЫМИ ПРОЦЕССАМИ В ЗАДАЧЕ «ПИСАТЕЛИ – ЧИТАТЕЛИ» НА ОСНОВЕ КОНЦЕПЦИИ НЕДЕТЕРМИНИЗМА И МЕХАНИЗМА МОНИТОРА [Электронный ресурс] / Вашкевич, Волчихин, Бикташев // Известия высших учебных заведений. Поволжский регион. Технические науки .— 2015 .— №3 .— С. 65-76 .— Режим доступа: https://rucont.ru/efd/552576

Автор: Вашкевич

Актуальность и цели. Объектом исследования являются системы управления процессами и ресурсами в параллельных системах обработки информации. Предметом исследования являются алгоритмы синхронизации параллельных процессов в задаче «писатели – читатели», основанные на механизме монитора. Цель работы – получение формальной модели алгоритма синхронизации с возможностью преобразования ее в модель функционального описания аппаратуры, например на языке VHDL, с дальнейшей реализацией на программируемых логических интегральных схемах Материалы и методы. Формализация алгоритма синхронизации параллельных процессов в задаче «писатели – читатели» выполнена с использованием метода, основанного на логике недетерминированных автоматов. Результаты. Получено формальное описание алгоритма управления синхронизацией процессами в задаче «писатели – читатели» на основе использования механизма монитора в виде стандартной системы канонических рекуррентных уравнений, реализующих все частные события в управляющем алгоритме. Оно будет использовано для создания средств аппаратной поддержки ряда функций многопроцессорных операционных систем, к которым относятся каналы межпроцессного обмена, очереди сообщений и др., что обеспечит уменьшение латентности и повышение пропускной способности средств коммуникаций, а также их надежность и живучесть за счет тщательной отладки оборудования. Выводы. Полученное формальное описание позволяет в дальнейшем просто решать задачи структурной реализации алгоритмов управления процессами и ресурсами и их верификации на моделях, представляющих основные характеристики свойств алгоритма, к числу которых обычно относятся безопасность и живость, справедливость, наличие взаимоисключения взаимодействующих процессов и др.

синхронизации с возможностью преобразования ее в модель функционального описания аппаратуры, например на языке <...> VHDL, с дальнейшей реализацией на программируемых логических интегральных схемах. <...> algorithm that can be converted into a model of functional description of equipment, for example, using the VHDL <...> Для этой цели описание такого алгоритма просто трансформируется в код языка программирования, например <...> , в описание на языке VHDL для аппаратной реализации алгоритма на основе ПЛИС [13], а также позволяет

37

МОДЕЛЬ ГЕНЕРАТОРА ПЕРЕСТАНОВОК НА ОСНОВЕ УПРАВЛЯЕМОГО ЦИКЛИЧЕСКОГО СДВИГА [Электронный ресурс] / Соболев // Вестник Воронежского государственного университета. Серия: Системный анализ и информационные технологии .— 2012 .— №1 .— С. 72-80 .— Режим доступа: https://rucont.ru/efd/520054

Автор: Соболев

Аннотаця. В работе описан алгоритм работы устройство генератора комбинаторны перестановок n целочисленны элементов. Дя исследованя работы генератора разработан системная модель на SystemC RTL-модель на языке описаня аппаратуры VHDL. Генератор отличаетя простото аппаратной реализации гибкостью настройк благодаря использованию алгоритм управляемог циклического сдвига. Предложенны данной статье модели генератора комбинаторны перестановок могу использоватья проектировании систем аппаратног формированя бинарных стро, представяющи данные ЭВМ

Дя исследованя работы генератора разработан системная модель на SystemC RTL-модель на языке описаня аппаратуры <...> VHDL. <...> СИСТЕМНЫЙ АНАЛИЗ И ИНФОРМАЦИОННЫЕ ТЕХНОЛОГИИ, 2012, № 1 представляет собой надстройку стандартного языка <...> Разработка RTL-описания блока генерации осуществлялась с применением языка VHDL, который является общепринятым <...> Системы моделирования интегральных схем на основе языка VHDL.

38

№5 [Компоненты и технологии, 2010]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

Основы языка VHDL. М.: Солон-Р, 2000. 3. Бибило П. Н. <...> Синтез логических схем с использованием языка VHDL. М.: Солон-Р, 2002. 4. Уэйкерли Дж. Ф. <...> Языки VHDL и Verilog в проектировании цифровой аппаратуры. М.: СолонПресс, 2003. 6. Зотов В. <...> Поскольку вся логика работы шины 60х в таком подходе описывается на языках HDL (VHDL или Verilog), а <...> Язык VHDL унаследовал от языка программирования ADA механизм пакетов.

Предпросмотр: Компоненты и технологии №5 2010.pdf (0,5 Мб)
39

№4 [Вестник Южно-Уральского государственного университета. Серия "Вычислительная математика и информатика", 2014]

Публикуются статьи, обзоры и краткие сообщения ученых ЮУрГУ, вузов и научно-исследовательских организаций России, посвященные актуальным вопросам вычислительной математики и информатики.

Реализация сторонних датчиков выполнена на специализированном языке, являющемся подмножеством языка ECMA <...> В качестве языков разработки пользовательского веб-интерфейса были выбраны: язык программирования PHP <...> Конвертор программ языка Си в язык VHDL На входе конвертора текст на языке Си, описывающий алгоритм вычислений <...> в языки описания электронных схем. <...> Привязка конвертора языка программирования Си в язык описания электронных схем к распараллеливающей системе

Предпросмотр: Вестник Южно-Уральского государственного университета. Серия Вычислительная математика и информатика №4 2014.pdf (0,9 Мб)
40

№2 [Вестник Южно-Уральского государственного университета. Серия "Вычислительная математика и информатика", 2014]

Публикуются статьи, обзоры и краткие сообщения ученых ЮУрГУ, вузов и научно-исследовательских организаций России, посвященные актуальным вопросам вычислительной математики и информатики.

Реализация сторонних датчиков выполнена на специализированном языке, являющемся подмножеством языка ECMA <...> В качестве языков разработки пользовательского веб-интерфейса были выбраны: язык программирования PHP <...> Конвертор программ языка Си в язык VHDL На входе конвертора текст на языке Си, описывающий алгоритм вычислений <...> в языки описания электронных схем. <...> Привязка конвертора языка программирования Си в язык описания электронных схем к распараллеливающей системе

Предпросмотр: Вестник Южно-Уральского государственного университета. Серия Вычислительная математика и информатика №2 2014.pdf (0,5 Мб)
41

№1 (138) [Компоненты и технологии, 2013]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

Опишем функционирование этого автомата на языке аппаратурных средств VHDL. <...> Двухпроцессный шаблон описания работы конечного автомата на языке VHDL Copyright ОАО «ЦКБ «БИБКОМ» & <...> Трехпроцессный шаблон описания работы конечного автомата на языке VHDL Рис. 5. <...> Код языка VHDL, извлеченный из граф-автомата в автоматическом режиме, демонстрирует пример 6. <...> Языки VHDL и Verilog в проектировании цифровой аппаратуры. М.: СолонПресс, 2003. 4. Зотов В. Ю.

Предпросмотр: Компоненты и технологии №1 (138) 2013.pdf (0,2 Мб)
42

ОБРАБОТКА ДАННЫХ В ПРОГРАММНО-АППАРАТНЫХ СИСТЕМАХ ЛОГИЧЕСКОГО УПРАВЛЕНИЯ НА ОСНОВЕ ПОИСКОВЫХ СЕТЕЙ [Электронный ресурс] / Скляров, Склярова // Автоматика и телемеханика .— 2017 .— №1 .— С. 121-136 .— Режим доступа: https://rucont.ru/efd/581235

Автор: Скляров

Предложено использование аппаратных ускорителей для анализа и обработки данных в системах логического управления на кристалле, включающих взаимодействующие процессорную систему, память и перестраиваемые логические компоненты. Обработка данных предполагает выполнение операций над множествами элементов, каждая из которых может быть активизирована программно и реализована аппаратно в параллельных сетях, допускающих при необходимости конвейерную обработку. Предложены новые методы построения и использования сортирующих и поисковых сетей и приведены результаты их теоретического и экспериментального сравнения с известными сетями

Управляющие функции можно описать по-разному, например на языке UML (UML – Unified Modeling Language) <...> Модули ИА описаны в функциях языка. <...> Синтез аппаратуры осуществляется из описания модулей на языке VHDL (Very high speed integrated circuits <...> Выбор нужного фрагмента в VHDL производится с помощью конструкций case . . . when. <...> VHDL (примеры могут быть найдены в [30]), синтезированы в системе Xilinx Vivado 2015.2 и реализованы

43

№3 [Физическое образование в вузах, 2014]

Данный журнал является единственным, охватывающим все актуальные вопросы преподавания физики в вузе, и, как мы надеемся, он станет главным средством общения кафедр физики вузов стран СНГ. Главный редактор журнала − академик Российской академии наук, профессор МИФИ, научный руководитель Высшей школы им. Н.Г. Басова НИЯУ МИФИ О.Н. Крохин. Основные разделы журнала 1. Концептуальные и методические вопросы преподавания общего курса физики в вузе, техникуме, колледже. 2. Вопросы преподавания курса общей физики в технических университетах. 3. Современный лабораторный практикум по физике. 4. Демонстрационный лекционный эксперимент. 5. Информационные технологии в физическом образовании. 6. Вопросы преподавания общего курса физики в педвузах и специальных средних учебных заведениях. 7. Текущая практика маломасштабного физического эксперимента. 8. Связь общего курса физики с другими дисциплинами. 9. Интеграция Высшей школы и Российской Академии наук.

Было принято решение остановиться на языке VHDL, как на сертифицированном в нашей стране [4]. <...> Описания асинхронного и синхронного RS триггеров на языке VHDL. <...> Описания ждущего мультивибратора, D и T триггеров на языке VHDL. <...> Следует обратить внимание на типичные ошибки, возникающие при составлении схем на языке VHDL. <...> Разработка цифровых устройств на основе ПЛИС Xilinx с применением языка VHDL, Горячая Линия — Телеком

Предпросмотр: Физическое образование в вузах №3 2014 (1).pdf (3,8 Мб)
44

№7 (168) [Компоненты и технологии, 2015]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

Убедившись с помощью испытательного стенда в том, что код языка VHDL КИХфильтра на четыре отвода работает <...> Код языка VHDL КИХ-фильтра на четыре отвода Copyright ОАО «ЦКБ «БИБКОМ» & ООО «Aгентство Kнига-Cервис <...> Анализ (рис. 4) показывает, что по коду языка VHDL, приведенному в примере 1, сформировался параллельный <...> VHDL В этом разделе также применен структурный стиль языка VHDL. <...> Испытательный стенд на языке VHDL для моделирования прохождения сигнала –5, 3, 1, 0 по структуре КИХ-фильтра

Предпросмотр: Компоненты и технологии №7 (168) 2015.pdf (0,2 Мб)
45

Проектирование цифровых устройств на базе ПЛИС фирмы Xilinx в САПР серии Vivado HLx Design Suite. Часть 3 [Электронный ресурс] / В. Зотов // Компоненты и технологии .— 2016 .— №9(182) .— С. 51-62 .— Режим доступа: https://rucont.ru/efd/446662

Автор: Зотов Валерий

После выполнения процедуры создания нового проекта в САПР серии Xilinx Vivado HLx Design Suite, можно перейти к следующему этапу разработки цифровых устройств — формированию модулей исходного описания. Но предварительно кратко рассмотрим пользовательский интерфейс интегрированной среды разработки Vivado Integrated Design Environment (IDE)

VHDL Модуль исходного описания на языке Verilog Заголовочный файл исходного описания на языке Verilog <...> Чтобы создать модуль исходного VHDL-описания проектируемого устройства, нужно выбрать вариант VHDL. <...> Автоматически сгенерированный текст основы нового модуля VHDL-описания Copyright ОАО «ЦКБ «БИБКОМ» & <...> VHDL, Verilog или SystemVerilog необходимо, используя встроенный текстовый редактор САПР серии Xilinx <...> Verilog, SystemVerilog и VHDL.

46

Проектирование цифровых устройств на базе ПЛИС фирмы Xilinx в САПР серии Vivado HLx Design Suite. Часть 8 [Электронный ресурс] / В. Зотов // Компоненты и технологии .— 2017 .— №2(187) .— С. 54-66 .— Режим доступа: https://rucont.ru/efd/582488

Автор: Зотов Валерий

Выполнив процедуру определения опций компиляции исходного описания проектируемого устройства, рассмотренную в [21], следует установить параметры предварительной оценки проекта (Elaboration), генерации списков соединений и управления процессом моделирования. Для этого нужно поочередно открыть соответствующие вкладки страницы Simulation диалоговой панели параметров проекта Project Settings

VHDL (VHDL Entity); — пакеты языка VHDL (VHDL Package); — блоки VHDL-описания (VHDL Block); — процессы <...> VHDL (VHDL Process); — модули описания языка Verilog (Verilog Module); — функции языка Verilog (Verilog <...> Function); — блоки Verilog-описания (Verilog Block); — процессы Verilog (Verilog Process); — пакеты языка <...> (номер строки и позиции) в активном рабочем окне текстового редактора (рис. 11) и сведения о типе (языке <...> HDL) редактируемого исходного модуля (VHDL или Verilog).

47

STRUCTURE DEVELOPMENT OF INFORMATION DESIGN SUPPORT SYSTEM FOR «SYSTEM ON A CHIP» CIRCUITS BASED ON SUBJECT-ORIENTED ONTHOLOGIES [Электронный ресурс] / Drozd, Kapulin // Журнал Сибирского федерального университета. Техника и технологии. Journal of Siberian Federal University. Engineering & Technologies .— 2016 .— №7 .— С. 135-152 .— Режим доступа: https://rucont.ru/efd/576533

Автор: Drozd

This article discusses the design stages and transferring into manufacturing of microelectronic products based on integrated circuits «System on a chip». The proposed structure of the Product Data Management (PDM) system, which is a key element of Integrated Information Environment that meets the requirements of microelectronic manufacturing. Analysis and design of the PDMsystem’s proposed structure are made using the provisions of the subject-oriented ontology. Formed requirements for the composition and content of the documents included in the information support of automated process control systems microelectronic production lifecycle, which has a hierarchical structure. Results of the study can be used in the development of the architecture circuits «System on a chip» product data management electronic system to integrate all stages of the life cycle and the organization of Integrated Information Environment of the design or design and production organizations.

Исполняемые спецификации представляются в определенном формате на языках С, С++, Verilog и VHDL. <...> модель (например, модель в формате MATLAB/Simulink); – исходный код (например, описание устройства на языке <...> VHDL); – отчет (например, отчет о физической верификации топологии кристалла); – текстовый документ <...> Документы могут быть представлены в различных форматах файлов, в частности .v (RTL-описание на языке <...> Verilog HDL), .vhd (RTLописание на языке VHDL), .csv (текстовый формат представления табличных данных

48

Архитектура цифрового СФ-блока телевизионного декодера [Электронный ресурс] / Нестеров, Прянишников, Кусмарцев // Аспирант и соискатель .— 2011 .— №6 .— С. 133-136 .— Режим доступа: https://rucont.ru/efd/258587

Автор: Нестеров
М.: ПРОМЕДИА

Приведена обобщенная структурная схема цифрового СФ-блока телевизионного декодера, предназначенного для декодированного наиболее распространенных в настоящее время аналоговых телевизионных сигналов стандарта PAL.

чисто логическим СФ-блоком, представленным в виде иерархического поведенческого описания аппаратуры на языке <...> VHDL. <...> Поведенческое VHDL описание СФ-блока может быть использовано для синтеза схемотехники блока в различных

49

ПРОЕКТИРОВАНИЕ БЛОКА ПРИЕМА ПОСЛЕДОВАТЕЛЬНОГО КОДА НА БАЗЕ ПРОГРАММИРУЕМОЙ ЛОГИЧЕСКОЙ ИНТЕГРАЛЬНОЙ МИКРОСХЕМЫ [Электронный ресурс] / Бурдин // Техника и технология .— 2014 .— №3 .— С. 10-13 .— Режим доступа: https://rucont.ru/efd/490066

Автор: Бурдин

На современном этапе развития отечественной оборонной промышленности ведется активная разработка нового оборудования и приборов, а так же модернизация существующих блоков и устройств, которые в большинстве своем были созданы в СССР. Одним из направлений в этой работе является модернизация испытательного комплекса устройства обмена

структуру цифрового устройства в виде принципиальной электрической схемы или программы на специальных языках <...> описания аппаратуры Verilog, VHDL, AHDL и др., что обеспечивает желаемую гибкость как при создании, <...> Данный способ разработки не требует знания языка VHDL, так как схема выполняется на стандартных логических

50

№4 [Компоненты и технологии, 2008]

На сегодняшний день журнал Компоненты и технологии занимает лидирующие позиции на рынке изданий, ориентированных на специалистов в области электроники, в России и по всей территории бывшего СССР. Постоянными являются следующие рубрики: Рынок Компоненты: Пассивные элементы; ВЧ/СВЧ элементы; Датчики; Оптоэлектроника; Элементы защиты; Усилители; Источники питания; АЦП/ЦАП; ПАИС; Интерфейсы; Память; ПЛИС; ЦСП (цифровые сигнальные процессоры); Микроконтроллеры; Системы на кристалле; Микросхемы для телекоммуникаций Блоки питания Силовая электроника Интерфейс пользователя Цифровая обработка сигнала Беспроводные технологии Системы идентификации Схемотехника, проектирование, моделирование

«Подправленный» код автомата Мили на языке VHDL в САПР ПЛИС Quartus показан в листинге 2. <...> Код автомата Мили на языке VHDL в САПР ПЛИС Quartus Рис. 3. <...> В листинге 3 показан код языка VHDL по рекомендациям фирмы Actel [10]. <...> Код автомата Мили на языке VHDL Рис. 6. Граф переходов автомата Мили Рис. 7. <...> Для сравнения также будет приведена небольшая часть описания языка VHDL.

Предпросмотр: Компоненты и технологии №4 2008.pdf (0,8 Мб)
Страницы: 1 2 3 ... 2540