решений высокой четкости, поддерживает аппаратное наложение слоя графики и меню на основное видеоизображение с программируемым коэффициентом прозрачности, а также позволяет масштабировать видеоизображение с произвольными коэффициентами по вертикали и горизонтали. <...> Контроллер отличается небольшой площадью, занимаемой на кристалле, и по своим характеристикам соответствует лучшим образцам IP-блоков, доступным в данный момент на международном рынке интеллектуальной собственности. <...> Контроллер имеет стандартные внешние интерфейсы, позволяющие разработчикам СнК интегрировать его в свои проекты с минимальными затратами. <...> СФ-блок видеоконтроллера высокого разрешения разработан по заказу НТЦ “Модуль” (www.module.ru) в рамках создания СБИС декодера цифрового телевизионного сигнала стандартной и высокой четкости SD/HD H. <...> Разработка данной микросхемы ведется на передовой 90-нм технологии в сотрудничестве с фирмами Fujitsu Microelectronics и ARM Ltd. <...> К целевым конечным приложениям микросхемы относятся мультистандартные HDTV приставки (STB) и телевизоры со встроенным DVB-тюнером, принимающие спутниковые, кабельные и наземные телевизионные сигналы, приставки для IPTV, устройства записи цифрового видео (с функцией защиты от копирования), а также видеопроигрыватели в формате Full HD и мультимедийные центры. <...> Синтезируемая RTL-модель видеоконтроллера высокого разрешения, написанная на языке Verilog, поддерживает следующие сценарии использования: — воспроизведение SD-видеоформата (PAL/SECAM 576Ѕ720 и NTSC 480Ѕ720) при выходном разрешении SD без коррекции или с равномерным увеличением и обрезанием границ (увеличение не более чем в 2 раза); — воспроизведение видеоформата с разрешениями меньше SD (но не менее CIF) при выходном разрешении SD без коррекции или с масштабированием в SD с независимыми коэффициентами по X и Y и преобразованием к 4 : 3 (обрезанием границ); — воспроизведение HD-видео (1080Ѕ1920) формата 16 : 9 без коррекции; — воспроизведение HD-видео <...>