Васьковский, В. П. Морозов Рассмотрена аппаратная конфигурация отладочной системы для распределенного микропроцессорного комплекса. <...> В процессе запуска или ремонта электронных систем на основе распределенного микропроцессорного комплекса (РМК), когда одновременно выполняется мониторинг сигналов аналоговых и цифровых модулей (датчиков, усилителей, АЦП, ЦАП и др.) и верификация программ сбора и обработки информации, для сохранения режима реального времени в целевой системе требуется довольно высокое быстродействие инструментального процессора отладочной системы и построение ее архитектуры, соответствующее используемым методам отладки. <...> В частности, не соответствуют быстродействию многих классов целевых систем методы модификации схем дублирования и сравнения на компараторах, на перезагрузку группы которых и выполнение отладочных действий в бортовом комплексе [1] отводилось не более 20 мкс (время передачи одного информационного слова в мультиплексном канале), и это ограничение не позволяло регистрировать высокоуровневые события в целевой системе. <...> Функциональные возможности такой системы отладки будут уступать даже современным логическим анализаторам. <...> Поэтому в системе отладки наряду с традиционным методом сравнения информации с помощью компараторов использован событийный подход [2], а также помехозащищенное кодирование (контроль четности) согласно требованием стандарта [3]. <...> Статическая организация вычислительного процесса и отсутствие распределенных алгоритмов позволили, используя статическое расписание, строить 38 алгоритмы для перезагрузки частей таблиц решений без нарушения реального времени процесса. <...> Перечислим основные особенности архитектуры целевой системы, которые учитывались при построении отладочного комплекса. <...> Микро-ЭВМ (абоненты) целевой системы группируются в блоки, объединяемые общим конструктивом. <...> В один блок могут входить до шести абонентов и две транспортные <...>