42 компоненты ПЛИС Проектирование цифровых устройств на базе ПЛИС фирмы Xilinx в САПР серии Vivado HLx Design Suite. <...> Часть 7 Валерий ЗОТОВ walerry@km.ru После подготовки модулей исходного описания разрабатываемого устройства рекомендуется выполнить их верификацию методом поведенческого моделирования. <...> САПР серии Xilinx Vivado HLx Design Suite предоставляет возможность применения для этой цели наиболее широко распространенных систем моделирования, выпускаемых различными компаниями, а также встроенных средств HDL-моделирования. <...> Перед использованием сторонних систем моделирования необходимо соответствующим образом настроить интегрированную среду разработки проекта Vivado Integrated Design Environment (IDE). <...> Настройка встроенного интерфейса интегрированной среды разработки Vivado IDE для использования сторонних систем моделирования Для верификации проектируемых устройств в САПР серии Xilinx Vivado HLx Design Suite могут применяться следующие системы HDL-моделирования третьих фирм: • ModelSim [1, 20] и Questa Advanced Simulator, выпускаемые корпорацией Mentor Graphics; • Incisive Enterprise Simulator (IES) компании Cadence; • Verilog Compiler Simulator (VCS) и VCS MX, предлагаемые компанией Synopsys; • Active-HDL и Rivera-PRO, предоставляемые фирмой Aldec. <...> В составе интегрированной среды разработки Vivado IDE предусмотрен встроенный интерфейс для перечисленных систем моделирования, который позволяет осуществлять установку параметров функционирования и запуск сторонних инструментов моделирования непосредственно в среде управляющей оболочки САПР серии Xilinx Vivado HLx Design Suite. <...> Чтобы воспользоваться встроенным интерфейсом интегрированной среды разработки Vivado IDE для поддерживаемых систем моделирования, нужно указать полный путь доступа к ним, а также скомпилировать необходимые библиотеки. <...> Для определения места расположения сторонних систем моделирования следует прежде всего выполнить команду Options из всплывающего меню Tools или нажать кнопку , расположенную на оперативной панели основного окна управляющей оболочки САПР серии Xilinx <...>