Поволжский регион УДК 004.054 О. М. Брехов, М. О. Ратников АНАЛИЗ АРХИТЕКТУРНЫХ МЕТОДОВ ОБЕСПЕЧЕНИЯ СБОЕУСТОЙЧИВОСТИ СИСТЕМ, ОСНОВАННЫХ НА ПЛИС, ПОСРЕДСТВОМ ПРИМЕНЕНИЯ КОНВЕЙЕРИЗИРОВАННЫХ ФУНКЦИЙ Аннотация. <...> Целью данной работы является проведение анализа различных архитектурных методов обеспечения надежности при реализации их в базисе различных ПЛИС. <...> Предлагается новая методика к проведению анализа архитектурных способов обеспечения сбоеустойчивости, которая является развитием идеи использования сдвиговых регистров в качестве тестовой системы и позволяет проводить анализ на ранних этапах разработки. <...> В рамках этой методики предлагается провести сравнение характеристик исходной тестовой системы и аналогичных тестовых систем, защищенных от сбоев анализируемыми архитектурными методами обеспечения надежности. <...> Для этого исходная и защищенные системы реализуются в базисе ПЛИС, после чего проводится оценка появления неисправимого сбоя в каждой из анализируемых систем. <...> Разработана новая методика анализа архитектурных методов обеспечения надежности. <...> Применение методики показано при анализе следующих методов обеспечения надежности: поблочное мажорирование, мажорирование на уровне системы и защита на основе кода Хэмминга, – реализованных на ПЛИС двух разных производителей. <...> Проведенный анализ показал, что из рассмотренных методов оптимальным по критерию сбоеустойчивости является метод, использующий поблочное мажорирование. <...> The aim of the article is to analyze architectural methods of fault tolerance ensuring implemented on different FPGA. <...> This method involves the comparison of characteristics of the base testing system and testing systems protected by the analyzed methods. <...> These systems are implemented in the FPGA, after that one should assesse the probability of an unrecoverable failure. <...> The application of the technique is shown in the following methods’ analysis: block-based TMR, system-based TMR and block-based Hamming-based protection, which is implemented on two different FPGA. <...> Key words: FPGA testing, FPGA screening test, FPGA environment test, pipelined function, CRC, self-correcting code, Hamming codes. <...> Введение При проектировании систем хранения и обработки данных <...>