50 компоненты ПЛИС Проектирование цифровых устройств на базе ПЛИС фирмы Xilinx в САПР серии Vivado HLx Design Suite. <...> Часть 6 Валерий ЗОТОВ walerry@km.ru Шестая часть статьи посвящена физическим ограничениям проекта, применяемым в САПР серии Xilinx Vivado HLx Design Suite. <...> Физические ограничения проекта, поддерживаемые в САПР серии Xilinx Vivado HLx Design Suite Физические ограничения проекта, поддерживаемые в САПР серии Xilinx Vivado HLx Design Suite, подразделяются на четыре основные группы. <...> Первую группу образуют топологические ограничения проекта, указывающие требуемое место расположения компонентов разрабатываемого устройства в кристалле программируемой логики или расширяемой процессорной платформы. <...> К этой же группе относятся ограничения, применяемые для назначения выводов ПЛИС или программируемой системы на кристалле, к которым должны подключаться соответствующие интерфейсные цепи проектируемого устройства. <...> В состав второй группы входят ограничения, предназначенные для установки требуемых режимов функционирования блоков ввода/вывода и сопряженных с ними контактов кристаллов, задействованных для реализации разрабатываемого устройства. <...> Третья группа ограничений предоставляет возможность фиксации трассировочных ресурсов при маршрутизации цепей проектируемого устройства в кристалле программируемой логики или расширяемой процессорной платформы. <...> Четвертая группа ограничений используется для управления режимами конфигурирования ПЛИС или программируемой системы на кристалле, применяемой для реализации разрабатываемого устройства. <...> Описание наиболее часто применяемых топологических ограничений проекта В большинстве случаев топологические ограничения проекта задаются установкой необходимых значений соответствующих параметров (свойств) компонентов разрабатываемого устройства. <...> Определение значений указанных параметров осуществляется с помощью команды set_property языка TCL. <...> Параметр LOC позволяет явно указать необходимое <...>