34 на правах рекламы ИМС категории качества «ВП» параллельно-последовательного преобразователя с тремя передатчиками данных стандарта LVDS 5560ИН5У Микросхема 5560ИН5У (рис. <...> 1) представляет собой параллельнопоследовательный преобразователь 21-разрядного кода с тремя передатчиками данных и передатчиком тактового сигнала интерфейса LVDS. <...> Микросхема обеспечивает преобразование 21-разрядного параллельного кода в последовательный сигнал LVDS и предназначена для применения в аппаратуре специального назначения. <...> Микросхема изготавливается в металлокерамическом корпусе H16.48 — 1 В и функционирует при температуре среды –60… <...> Устройство и работа Основными функциональными блоками микросхемы 5560ИН5У являются входные регистры параллельных данных, последовательные сдвиговые регистры, управляющая логика, ФАПЧ, передатчики последовательных данных стандарта LVDS. <...> Микросхема 5560ИН5У не требует внешних компонентов и имеет один вход SHTND для управления. <...> При подаче напряжения низкого уровня на вход управления блок ФАПЧ выключен (передача тактового сигнала параллельных данных блокируется), сдвиговые регистры сбрасываются в состояние логического «0», дифференциальные выходы передатчиков переключаются в состояние с высоким импедансом (третье состояние) и низким уровнем энергопотребления. <...> Входные данные в виде 21-разрядного параллельного кода постуРис. <...> Основные параметры микросхемы Наименование параметра Напряжение питания Выходное дифференциальное напряжение Ток потребления, UI = 0 В, выходы в третьем состоянии Динамический ток потребления в активном режиме, RL = 100 Ом на выходах передатчиков Частота следования импульсов тактовых сигналов параллельных данных Норма параметра (3,3 ±0,3) В ±247… <...> ±454 мВ не более 0,28 мА не более 110 мА не более 40 МГц пают в сдвиговые регистры с частотой тактового сигнала, который подается через вход CLKIN на одно из плеч фазового детектора блока ФАПЧ. <...> Параллельные данные загружаются по нарастающему <...>