Национальный цифровой ресурс Руконт - межотраслевая электронная библиотека (ЭБС) на базе технологии Контекстум (всего произведений: 634840)
Контекстум
Руконтекст антиплагиат система
Компоненты и технологии  / №7 (180) 2016

3D-технологии в ПЛИС типа ППВМ (50,00 руб.)

0   0
Первый авторСтрогонов Андрей
АвторыГородков Павел
Страниц5
ID417265
АннотацияДля современных коммерческих ПЛИС типа программируемых пользователем вентильных матриц (ППВМ, FPGA) характерны следующие архитектурные особенности: наличие многоуровневой структуры межсоединений (MultiTrack); объединение логических блоков в кластеры; широкое использование маршрутизаторов; применение технологии соединений, обеспечивающей идентичные соединительные ресурсы по всей площади кристалла (DirectDrive); сегментированные межсоединения в трассировочных каналах различной длины.
Строгонов, А. 3D-технологии в ПЛИС типа ППВМ / А. Строгонов, Павел Городков // Компоненты и технологии .— 2016 .— №7 (180) .— С. 62-66 .— URL: https://rucont.ru/efd/417265 (дата обращения: 27.04.2024)

Предпросмотр (выдержки из произведения)

60 компоненты ПЛИС 3D-технологии в ПЛИС типа ППВМ Андрей СТРОГОНОВ, д. т. н. <...> andreistrogonov@mail.ru Павел ГОРОДКОВ gorodkoff@gmail.com Для современных коммерческих ПЛИС типа программируемых пользователем вентильных матриц (ППВМ, FPGA) характерны следующие архитектурные особенности: наличие многоуровневой структуры межсоединений (MultiTrack); объединение логических блоков в кластеры; широкое использование маршрутизаторов; применение технологии соединений, обеспечивающей идентичные соединительные ресурсы по всей площади кристалла (DirectDrive); сегментированные межсоединения в трассировочных каналах различной длины. <...> В настоящее время разработчики как коммерческих, так и академических ПЛИС пришли к выводу о целесообразности использования однонаправленных сегментированных межсоединений различной длины в трассировочных каналах и мультиплексорных структур в соединительных блоках и маршрутизаторах, что позволяет получать существенный выигрыш и по быстродействию, и по площади кристалла. <...> Начнем с ПЛИС Altera серии Cyclone V и Stratix V (28-нм технологический процесс TSMC, а Тайвань). <...> ПЛИС Altera серии Cyclone V и Stratix V содержат аппаратные IP-блоки (контроллеры интерфейсов и внешней памяти), ЦОС-блоки переменной точности и поддерживают режим частичной реконфигурации. <...> Появились два новых блока памяти M10K и MLAB вместо ранее используемого блока M9K в Cyclone IV. <...> ПЛИС серии Cyclone V имеют аппаратный контроллер памяти, а ПЛИС серии Stratix V — встроенный интерфейс (Hard IP) для управления внешней памятью. <...> В ПЛИС Altera серии Cyclone V могут быть интегрированы два микропроцессорных ядра ARM Cortex-A9. <...> В ПЛИС Altera серии Cyclone V и Stratix V применяются ЦОС-блоки с переменной точностью, одна из особенностей — это реализация систолических КИХ-фильтров. <...> Каждый ЦОС-блок серии Stratix V позволяет реализовать два умножителя двух 18-разрядных сигналов или один умножитель двух 32-разрядных сигналов, причем встроенные в выходные цепи ЦОС-блоков многоразрядные сумматоры разрешают организовать первый <...>